• طراحی و سنتز واحد محاسبه و منطق 16 بیتی با استفاده از گیت های منطقی برگشت پذیر

    جزئیات بیشتر مقاله
    • تاریخ ارائه: 1395/11/05
    • تاریخ انتشار در تی پی بین: 1395/11/05
    • تعداد بازدید: 632
    • تعداد پرسش و پاسخ ها: 0
    • شماره تماس دبیرخانه رویداد: -

    این مقاله طراحی ساختارهای گیت منطقی برگشت پذیر قابل برنامه ریزی را توصیف می کند، که به منظور پیاده سازی واحد محاسبه و منطق و استفاده از آن ها در تحقق یک واحد محاسبه و منطق قابل برگشت کارآمد است. با استفاده از گیت های منطقی برگشت پذیر به جای گیت های and/or منطقی قدیمی، واحد محاسبه و منطق برگشت پذیری با کاربرد مشابه با واحد محاسبه و منطق قدیمی ساخته می شود. با مقایسه ی تعداد بیت های ورودی و بیت های صرفنظر شده ی واحد محاسبه و منطق قدیمی، واحد محاسبه و منطق برگشت پذیری به طور قابل توجهی مصرف و از دست دادن بیت های اطلاعات را کاهش می دهد. واحد محاسبه و منطق 16 بیتی برگشت پذیر ارائه شده اتلاف و مصرف بیت های اطلاعاتی را با استفاده ی مجدد از بیت های منطقی اطلاعاتی به صورت منطقی کاهش داده و هدف کاهش مصرف توان مدارهای منطقی را محقق می سازد. گیت های منطقی برگشت پذیر قابل برنامه ریزی در verilog hdl هستند، و نتایج سنتز ارایه شده است.

سوال خود را در مورد این مقاله مطرح نمایید :

با انتخاب دکمه ثبت پرسش، موافقت خود را با قوانین انتشار محتوا در وبسایت تی پی بین اعلام می کنم
مقالات جدیدترین رویدادها